在進(jìn)行電路設(shè)計(jì)時(shí),特別是在進(jìn)行高速PCB設(shè)計(jì)時(shí),必須做好模擬干擾的線路信號(hào),并且非常有必要采取屏蔽措施。pcb電路板加急打樣廠家將討論P(yáng)CB電路板的布線以及如何專門進(jìn)行EMC設(shè)計(jì)?
1.適當(dāng)?shù)膶?dǎo)線寬度
選擇導(dǎo)線寬度時(shí),既要確保電氣性能又要易于生產(chǎn)。通常由其承受的較小電流值確定。為了減少由瞬態(tài)電流對印刷電路板造成的電磁干擾影響,有必要在設(shè)計(jì)中控制線寬。瞬態(tài)干擾通常是由導(dǎo)線的電感引起的,其電感與導(dǎo)線的長度成正比,與線寬成反比。對于經(jīng)常具有較大瞬態(tài)電流的信號(hào)線,應(yīng)使用短而寬的導(dǎo)線。如果布局空間允許,則盡可能使用井字游戲的網(wǎng)格布局結(jié)構(gòu)。
2.元件布線的要點(diǎn)
元件布線的設(shè)計(jì),主要考慮以下幾個(gè)方面:一,電氣性能;二,電氣性能。進(jìn)行接線時(shí),請嘗試放置彼此緊密連接的設(shè)備。高速線路的布局應(yīng)盡可能短,電源設(shè)備和小信號(hào)設(shè)備應(yīng)分開布置;二是位置;設(shè)計(jì)是否美觀,整潔,是否方便功能測試,以后的接口和連接使用。在高速系統(tǒng)中,接地線和互連線的傳輸延遲也是我們需要考慮的一個(gè)設(shè)計(jì)因素。信號(hào)傳輸線的傳輸時(shí)間對電路的總系統(tǒng)速度有很大的影響。如果在使用高速線路的地方使用,則普通的互連線路會(huì)增加延遲時(shí)間并大大降低系統(tǒng)速度。
3.高頻和高速信號(hào)的布線規(guī)則
通常,相等的布線可以降低線之間的電感,但是為了抑制PCB電路線的串?dāng)_,我們應(yīng)盡力避免長時(shí)間的串?dāng)_。設(shè)計(jì)布線時(shí)的距離相等;設(shè)計(jì)印刷線路時(shí),應(yīng)避免急轉(zhuǎn)彎,并嘗試設(shè)計(jì)具有一定弧度的均勻曲線;電路上有大電流組件,請嘗試將接地線分開放置,以免產(chǎn)生噪聲干擾。在小信號(hào)線或敏感信號(hào)線之間設(shè)置接地;高速信號(hào)采用差分信號(hào)布線設(shè)計(jì),使正,負(fù)對中的兩條差分線始終在傳輸線上相互耦合,有效降低了信號(hào)的電噪聲影響。